Share to: share facebook share twitter share wa share telegram print page

 

Conjunt d'instruccions

Un conjunt d'instruccions, repertori d'instruccions, joc d'instruccions o ISA (de l'anglès Instruction Set Architecture, «Arquitectura del Conjunt d'Instruccions») és una especificació que detalla les instruccions que el processador d'un ordinador pot entendre i executar, o el conjunt de totes les ordres implementades per un disseny particular d'una CPU. El terme descriu els aspectes del processador generalment visibles a un programador, incloent-hi els tipus de dades natives, les instruccions, els registres, l'arquitectura de memòria i les interrupcions, entre d'altres aspectes.[1]

N'hi ha de tres tipus: CISC (Complex Instruction Set Computer), RISC (Reduced Instruction Set Computer) i SISC (Simple Instruction Set Computing).[2]

De vegades, l'arquitectura del conjunt d'instruccions s'utilitza per distingir aquest conjunt de característiques de la microarquitectura, que són els elements i tècniques que s'empren per implementar el conjunt d'instruccions. Entre aquests elements s'hi troben les microinstruccions i els sistemes de memòria cau.

Processadors amb diferents dissenys interns poden compartir un conjunt d'instruccions; per exemple l'Intel Pentium i l'AMD Athlon implementen versions gairebé idèntiques del conjunt d'instruccions x86, encara que tenen dissenys interns completament diferents.[3]

Llista d'ISAs

Aquesta llista no és exhaustiva, ja que contínuament s'abandonen arquitectures velles i se n'inventen de noves. Hi ha molts microprocessadors comercialment disponibles i microcontroladors que implementen ISAs. ISAs personalitzades són també bastant comuns en algunes aplicacions, p. ex. ASIC, FPGA, i computació reconfigurable.

  • Llista de conjunts d'instruccions

ISAs implementats en maquinari

ISAs generalment implementats en programari amb encarnacions en maquinari

ISAs només implementat en programari

  • ISAC - Instruction Set Architecture C.[4]

ISAs mai implementats en maquinari

Referències

  1. «Instruction Set Architecture (ISA)» (en anglès). Arxivat de l'original el 2019-06-09. [Consulta: 15 juliol 2009].
  2. «Arquitectura de un computador» (PDF) (en castellà). Arxivat de l'original el 2012-07-07. [Consulta: 15 juliol 2009].
  3. «x86-64™ Technology White Paper» (PDF) (en anglès). Advanced Micro Devices, Inc.. [Consulta: 15 juliol 2009].
  4. Vegeu ISAC Arxivat 2016-03-03 a Wayback Machine. i Lissom, o The LLVM Compiler Infrastructure i back-end.

Enllaços externs

  • Instruction Set Architecture (ISA) Arxivat 2015-04-23 a Wayback Machine.(anglès) PDF
Kembali kehalaman sebelumnya


Index: pl ar de en es fr it arz nl ja pt ceb sv uk vi war zh ru af ast az bg zh-min-nan bn be ca cs cy da et el eo eu fa gl ko hi hr id he ka la lv lt hu mk ms min no nn ce uz kk ro simple sk sl sr sh fi ta tt th tg azb tr ur zh-yue hy my ace als am an hyw ban bjn map-bms ba be-tarask bcl bpy bar bs br cv nv eml hif fo fy ga gd gu hak ha hsb io ig ilo ia ie os is jv kn ht ku ckb ky mrj lb lij li lmo mai mg ml zh-classical mr xmf mzn cdo mn nap new ne frr oc mhr or as pa pnb ps pms nds crh qu sa sah sco sq scn si sd szl su sw tl shn te bug vec vo wa wuu yi yo diq bat-smg zu lad kbd ang smn ab roa-rup frp arc gn av ay bh bi bo bxr cbk-zam co za dag ary se pdc dv dsb myv ext fur gv gag inh ki glk gan guw xal haw rw kbp pam csb kw km kv koi kg gom ks gcr lo lbe ltg lez nia ln jbo lg mt mi tw mwl mdf mnw nqo fj nah na nds-nl nrm nov om pi pag pap pfl pcd krc kaa ksh rm rue sm sat sc trv stq nso sn cu so srn kab roa-tara tet tpi to chr tum tk tyv udm ug vep fiu-vro vls wo xh zea ty ak bm ch ny ee ff got iu ik kl mad cr pih ami pwn pnt dz rmy rn sg st tn ss ti din chy ts kcg ve 
Prefix: a b c d e f g h i j k l m n o p q r s t u v w x y z 0 1 2 3 4 5 6 7 8 9